背景介绍
AHB主要用于高性能模块(如CPU、DMA和DSP等之间的连接,作为SoC的片上系统总线,它包括以下一些特性:单个时钟边沿操作;非三态的实现方式;支持突发传输;支持分段传输;支持多个主控制器;可配置32位~128位总线宽度;支持字节、半字和字的传输。
AHB2APB bridge用于实现从AHB总线到APB总线的桥接,从而实现CPU对外设的访问。
设计框架
特性描述
▲支持多AHB SLAVE反压
▲支持AHB Byte、Half-word、Word访问
▲支持APB部分Byte写入
▲支持低功耗PCLK clock-gating